# Práctica 8: El inversor CMOS. Funcionamiento y parámetros característicos

## Índice

- 1. Objetivos
- 2. Material necesario
- 3. Desarrollo práctico
  - 3.1 Funcionamiento estático. Valores lógicos y consumo estático
  - 3.2 Curva de transferencia. Márgenes de ruido
  - 3.3 Consumo dinámico debido a las transiciones
  - 3.4 Retardos de propagación
  - 3.5 Consumo dinámico debido a la carga de las capacidades parásitas

# 1. Objetivos

- Estudiar la puerta básica de la familia CMOS: el inversor. Tomándola como referencia, analizar parámetros característicos importantes de la familia CMOS: consumo, curva de transferencia, retardo, etc.
- Comparar con las características eléctricas de la familia TTL.

### 2. Material necesario

 PC y programa de simulación PSpice para Windows. Existe una versión de estudiante en PoliformaT. También está accesible a través de PoliLabs (<a href="https://polilabs.upv.es">https://polilabs.upv.es</a>).

# 3. Desarrollo práctico

Inicie PSpice haciendo doble clic sobre el icono PSPICE del escritorio y guarde los archivos en W:\TCO\Prac8.

**MUY IMPORTANTE:** al guardar un circuito, se recomienda **no utilizar** el nombre por defecto que propone PSpice (schematic1, schematic2, etc.). Utilice para los nombres de directorios y ficheros SOLO CARACTERES ASCII, SIN ESPACIOS EN BLANCO NI ACENTOS. Se sugiere usar nombres como Cmos1, Cmos2, etc.

#### 3.1 Funcionamiento estático. Valores lógicos y consumo estático

• Edite en el *Schematics* el circuito de la figura siguiente, correspondiente a un inversor CMOS.



- Observaciones: Para importar los componentes, siga el camino Draw→Get New Part→Part Name en el menú Edit.
  - MbreakP (transistor PMOS)
  - MbreakN (transistor NMOS)
  - AGND (masa)
  - VDC (tensión continua, para la entrada y la tensión de alimentación)
  - C (capacidad parásita de salida)

Para orientarlos correctamente en el esquema, tenga en cuenta que se pueden rotar (CTRL-R) y voltear (CTRL-F).

Ajuste los nombres y valores de las fuentes de tensión Ve y V<sub>DD</sub> a +5V, así como el valor del condensador C1 a 2pF (tenga en cuenta que la unidad picofaradio es 1pF = 10<sup>-12</sup>F). La capacidad parásita C1 es debida a la capacidad drenadorfuente de M2, la capacidad de entrada de posibles circuitos conectados a la salida (por tanto, aumenta con el fan-out), y a la capacidad del cableado metálico de interconexión.

NOTA: Tenga en cuenta que, a diferencia de la familia TTL, en CMOS la tensión de alimentación puede ser diferente de +5V (1V, 2.5V, 3.3V, 9V, 12V,

...). En la práctica se trabajará con +5V, para comparar el comportamiento con TTL.

- Edite el modelo de los transistores MOSFET:
  - \* Con Edit→Model→Edit Instance Model (Text) ), ajuste Kp (transconductancia o ganancia) y Vto (tensión umbral V<sub>T</sub>)

| model MbreakP PMOS | model MbreakN NMOS |
|--------------------|--------------------|
| vto = -1           | vto = 1            |
| kp = 15u           | kp = 15u           |
| <b>*</b> \$        | *\$                |

- \* Especifique el ancho (W) y largo (L) del canal pulsando dos veces sobre el símbolo del transistor y cambiando los atributos: W =1u, L = 1u, donde 1u = 1 micro = 10<sup>-6</sup>. Observe que se han asignado los mismos valores de Kp y (W/L) a los 2 transistores, para simplificar.
- Habilite el tipo de análisis como Bias Point Analysis. (Analysis -> setup ... ->
  Bias point detail). Se trata de un análisis en continua.
- Ejecute la simulación (tecla F11 o Analysis->Simulate).
- Verifique, pulsando el icono V en el programa de edición, que a la salida aparezca una tensión que se pueda identificar como un "0" lógico. Se trata de Vol. Atención: puede que la simulación dé como resultado de Vol. algunos nV (nanovoltios). Recuerde que 1nV = 10<sup>-9</sup> V y, por tanto, es aproximadamente 0V.



- Repita, cambiando la tensión de la entrada Ve a **0V** ("0") y verifique que a la salida aparezca una tensión que se pueda identificar como un "1" lógico. Se trata de **V**<sub>OH</sub>.
  - \* V<sub>OH</sub> = \_\_\_\_\_
- Mida el consumo estático de corriente en ambos casos. Para ello pulse el icono I de corrientes. Compruebe que la corriente que sale de la fuente de alimentación V<sub>DD</sub> es despreciable. Corresponde a las corrientes de fuga (I<sub>leakage</sub>) del circuito.
  - \* lestática (H) = \_\_\_\_\_
  - \* lestática (L) = \_\_\_\_\_
- Calcule la potencia estática  $P_{est} = V_{DD} \times I_{est} = V_{DD} \times \frac{1}{2} (I_{estH} + I_{estL})$ 
  - \* P<sub>est</sub> = mW

NOTA: Las **principales diferencias respecto a TTL** que debe haber observado son:

- Niveles de tensión V<sub>OH</sub> y V<sub>OL</sub> muy extremos, prácticamente iguales a V<sub>DD</sub> y GND, respectivamente. En TTL la salida a nivel alto en vacío es del orden de 4.5V, y la salida a nivel bajo del orden de 0.15V.
- Consumo estático despreciable. En TTL hay corrientes estáticas I<sub>CC</sub> del orden de algunos mA.

#### 3.2 Curva de transferencia. Márgenes de ruido.

Para obtener la curva de transferencia se efectuará un **barrido de la tensión de entrada** entre 0V y 5V, y se representará la tensión de salida en función de la de entrada. Veamos cómo se puede hacer esto en el PSpice.

- Habilite el tipo de análisis como *DC Sweep*. (*Analysis -> setup ... -> DC Sweep*).
   Especifique el rango de variación de Ve entre 0 y 5V, con incrementos de 0.01V.
   Seleccione un barrido lineal (*linear*) de Ve.
- Ejecute la simulación (tecla F11 o Analysis->Simulate).
- Una vez terminada, se abrirá automáticamente la ventana de *Probe*, que permite representar señales gráficamente. Para efectuar la selección de la señal, active la opción *Trace*—*Add Trace*. En nuestro caso, hay que escoger la tensión de salida, que corresponde al drenador del transistor M2. Por tanto, elija V(M2:d) de entre todas las que se le muestra. ¡Atención! puede que su transistor no se llame M2, cerciórese mirando el esquemático.

NOTA: Una <u>alternativa</u> para representar directamente la tensión de salida, sin tener que seleccionarla en PROBE, es poner una sonda de tensión en la salida (del esquemático).

 Al hacerlo, debe aparecer la curva de transferencia inversora CMOS, donde se pueden medir los diferentes parámetros de tensión. La figura 1 muestra el aspecto de una curva de transferencia inversora genérica.



Figura 1. Curva de transferencia de una puerta inversora.

| * | Mida con los cursores las tensiones de salida para los valores extremos de la tensión de entrada ( $V_{OH}$ y $V_{OL}$ ). |
|---|---------------------------------------------------------------------------------------------------------------------------|
|   | <ul> <li>V<sub>OH</sub> =</li> <li>V<sub>OL</sub> =</li> </ul>                                                            |

\* Mida aproximadamente los valores de Ve correspondientes a los codos de la curva de transferencia. Sitúese aproximadamente en la mitad del codo. Nos indicarán los valores de V<sub>ILmax</sub>, V<sub>IHmin</sub>, V<sub>OLmax</sub>, V<sub>OHmin</sub>.

**Atención:** Como el codo es bastante amplio, resulta difícil precisar el punto exacto. Representando la **derivada** (Add\_Plot  $\rightarrow$  función D (V(M2:d)) en Trace) y usando los **cursores**, se pueden localizar los puntos exactos cuya función derivada es igual a -1, que identifican los valores  $V_{ILm\acute{a}x}$  y  $V_{IHm\acute{i}n}$ . Una vez obtenidos los valores de entrada, puede leer en la curva de transferencia los respectivos valores de salida  $V_{OHm\acute{i}n}$  y  $V_{OLm\acute{a}x}$ :

| • | V <sub>IHmin</sub> = |
|---|----------------------|
| • | V <sub>ILmax</sub> = |
| • | V <sub>OHmin</sub> = |
| • | V <sub>OLmax</sub> = |

\* Calcule los márgenes de ruido:

\* Compruebe que se trata de una curva de transferencia bastante ideal y simétrica, con tensiones de salida muy extremas y márgenes de ruido grandes. La transición tiene lugar aproximadamente en V<sub>DD</sub>/2 (o sea, en 2.5V).

<u>NOTA:</u> Observe que los márgenes de ruido y los niveles de tensión de salida son mejores que en la familia TTL (en TTL el NM es del orden de 0.4V).

#### 3.3 Consumo dinámico debido a las transiciones

Podemos visualizar el consumo de corriente que circula por los transistores MOSFET para comprobar que **solo existe consumo durante la transición** de un estado al otro, mientras que en los niveles lógicos estables no hay consumo, tal como predice la teoría.

- Para visualizarlo se puede crear un nuevo gráfico sobre la curva de transferencia del apartado anterior. Utilice el menú Plot→Add Plot to window y añada como señal a visualizar la corriente de drenador del transistor NMOS (ID(M2)).
- Observe que el consumo se concentra en la zona de la transición, donde los 2 transistores conducen simultáneamente. Este consumo se denomina también consumo de cortocircuito (short-circuit power dissipation), pues supone la activación de un camino de conducción entre V<sub>DD</sub> y GND. Es debido a la duración finita de los flancos de la señal de entrada. La Figura 2 ilustra este consumo dinámico, para un inversor genérico.



Figura 2. Consumo dinámico debido a las transiciones.

\* Mida el valor máximo de la corriente en la transición, utilizando los cursores. Calcule la potencia en mW.

• 
$$P_{sc} = V_{DD} \times I_{sc} =$$
\_\_\_\_\_(mW)

Este consumo de potencia se produce en cada transición de entrada (subida o bajada). Cuantas más transiciones por unidad de tiempo se produzcan, más consumo hay. Por tanto, es **directamente proporcional a la frecuencia** de la señal de entrada. También es **proporcional a la duración de los flancos** de la señal de entrada, pues en la zona intermedia de los flancos se produce la conducción simultánea de los 2 transistores.

#### 3.4 Retardos de propagación

Introduciremos en la entrada un pulso positivo y mediremos el retardo del pulso invertido de la salida. El retardo es debido a la **capacidad C**<sub>L</sub>. Recordemos que C<sub>L</sub> está relacionada con las capacidades intrínsecas de los transistores del inversor, la capacidad de entrada de posibles circuitos conectados a la salida (por tanto aumenta con el fan-out), y a la capacidad del cableado metálico de interconexión.

 En primer lugar, sustituya la entrada constante Ve por un generador de pulsos, Vpulse. Tras introducir este componente, edite sus atributos, fijando los siguientes valores:

Con ello se fija un **pulso positivo** con un tiempo inicial (TD) de 200 ns, un tiempo de subida (TR) de 10ns, un ancho de pulso (PW) de 700ns y un tiempo de bajada (TF) de 10ns. V1 es el nivel bajo (0V) y V2 es el nivel alto (5V).

- Seguidamente, proceda a cambiar el modo de simulación (Analysis→ Setup...Transient Analysis), ajustando el valor de fondo de escala de tiempos a 1500ns y el Print step en el valor por defecto. Tras ello, ya podemos iniciar la simulación (Analysis→Simulate).
- Lo siguiente es añadir dos trazas a visualizar en el Probe: la tensión del pulso de entrada: V(Vpulse:+) y la tensión de la salida: V(M2:d). Alternativamente, en el esquemático se pueden poner sondas de tensión en la entrada y en la salida. La gráfica resultante obtenida debe ser similar a la de la figura siguiente. Observe los frentes exponenciales debidos a la carga y descarga de C<sub>1</sub>.



A continuación se medirán sobre esta gráfica los tiempos de retardo tp<sub>LH</sub> y tp<sub>HL</sub> (recuerde que los subíndices se refieren a la transición en la señal de salida). Mida entre el punto medio de los flancos de entrada y salida, tal como refleja la Figura 3. Se recomienda el uso de los cursores. Puede usarse el cursor 1 para la señal de entrada y el cursor 2 para la señal de salida. Para conseguir una mayor resolución con los cursores se pueden controlar

con las flechas del teclado. En el caso del cursor 2 hay que mantener apretada la tecla *Shift*.

También puede hacer un Zoom de la zona de los flancos.



Figura 3. Retardos de propagación

Compare  $tp_{HL}$  y  $tp_{LH}$ . Como los 2 transistores se han definido con los mismos parámetros, resulta que los retardos deben ser aproximadamente iguales. Esta es una **diferencia con la familia TTL**, donde los retardos son asimétricos ( $tp_{LH} > tp_{HL}$ ).

 Para comprobar el efecto de C<sub>L</sub>, modifique sobre el esquemático el valor de la capacidad, poniendo, por ejemplo 10pF. Ejecute una nueva simulación y compruebe la modificación de los tiempos de retardo. Justifique el resultado.

**Atención:** Puede que la subida exponencial de la señal de salida no se vea completa, por ser más lenta. Se soluciona aumentando la duración de la simulación Transient a 2000 ns.

 Los retardos disminuyen al aumentar kp (transconductancia de los transistores), (W/L) (tamaño de los transistores) y V<sub>DD</sub>. Puede verificar opcionalmente esta influencia.

# 3.5 Consumo dinámico debido a la carga de las capacidades parásitas

 Estudie el efecto de C<sub>L</sub> en el consumo dinámico. Vuelva a cambiar C<sub>L</sub> = 2pF en el esquemático. Simule y represente el valor de la corriente consumida (IS(M1)), en función del tiempo. Necesitará activar Plot→Add Plot to window para crear una nueva gráfica.

¿Se observa el mismo consumo en las dos transiciones?

Obsérvese que el consumo relevante ocurre en la transición  $L \rightarrow H$ , cuando se carga  $C_L$  con corriente que suministra la fuente de alimentación. En la transición  $H \rightarrow L$ ,  $C_L$  se descarga a través del transistor NMOS y no hay consumo de la fuente. Esto queda reflejado en la Figura 4.



Figura 4. Consumo dinámico debido a la carga de C<sub>L</sub>